Výzkumná skupina akcelerovaných síťových technologií

Publikace

  • 2023

    KOŠAŘ Vlastimil, ŠIŠMIŠ Lukáš, MATOUŠEK Jiří a KOŘENEK Jan. Accelerating IDS Using TLS Pre-Filter in FPGA. In: Proceedings - IEEE Symposium on Computers and Communications. Tunis: IEEE Computer Society, 2023, s. 436-442. ISBN 979-8-3503-0048-2.
    Detail

    ŠIŠMIŠ Lukáš a KOŘENEK Jan. Analysis of TLS Prefiltering for IDS Acceleration. In: Passive and Active Measurement 2023. Lecture Notes in Computer Science, roč. 2023. Madrid: Springer Nature Switzerland AG, 2023, s. 85-109. ISBN 978-3-031-28485-4. ISSN 0302-9743.
    Detail

  • 2022

    MATOUŠEK Jiří, LUČANSKÝ Adam, JANEČEK David, SABO Jozef, KOŘENEK Jan a ANTICHI Gianni. ClassBench-ng: Benchmarking Packet Classification Algorithms in the OpenFlow Era. IEEE/ACM Transactions on Networking, roč. 30, č. 5, 2022, s. 1912-1925. ISSN 1558-2566.
    Detail

    ŠIŠMIŠ Lukáš a KOŘENEK Jan. Accelerating Suricata with DPDK. Arcachon, 2022.
    Detail

    ŠIŠMIŠ Lukáš a KOŘENEK Jan. Accelerating Suricata with DPDK Prefilters: 386 Days Later. Atény, 2022.
    Detail

  • 2021

    FUKAČ Tomáš, KOŘENEK Jan a MATOUŠEK Jiří. Scalability of Hash-based Pattern Matching for High-speed Network Security and Monitoring. In: Proceedings - IEEE Symposium on Computers and Communications. Athens: Institute of Electrical and Electronics Engineers, 2021, s. 1-6. ISBN 978-1-6654-2744-9.
    Detail

    GOLDSCHMIDT Patrik a KUČERA Jan. Defense Against SYN Flood DoS Attacks Using Network-based Mitigation Techniques. In: Proceedings of the IM 2021 - 2021 IFIP/IEEE International Symposium on Integrated Network Management. Bordeaux: International Federation for Information Processing, 2021, s. 772-777. ISBN 978-3-903176-32-4.
    Detail

    ORSÁK Michal a BENEŠ Tomáš. High-speed stateful packet classifier based on TSS algorithm optimized for off-chip memories. In: Proceedings - 2021 24th International Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2021. Vídeň: CESNET, zájmové sdružení právnických osob, 2021, s. 151-156. ISBN 978-1-6654-3595-6.
    Detail

    FUKAČ Tomáš, MATOUŠEK Jiří, KOŘENEK Jan a KEKELY Lukáš. Increasing Memory Efficiency of Hash-Based Pattern Matching for High-Speed Networks. In: 2021 International Conference on Field-Programmable Technology, ICFPT 2021. Auckland: Institute of Electrical and Electronics Engineers, 2021, s. 185-193. ISBN 978-1-6654-2010-5.
    Detail

  • 2020

    KUČERA Jan, POPESCU Diana A., WANG Han, MOORE Andrew W., KOŘENEK Jan a ANTICHI Gianni. Enabling Event-Triggered Data Plane Monitoring. In: SOSR 2020 - Proceedings of the 2020 Symposium on SDN Research. New York, NY: Association for Computing Machinery, 2020, s. 14-26. ISBN 978-1-4503-7101-8.
    Detail

    KUČERA Jan, BEN Basat Ran, KUKA Mário, ANTICHI Gianni, YU Minlan a MITZENMACHER Michael. Detecting Routing Loops in the Data Plane. In: CoNEXT 2020 - Proceedings of the 16th International Conference on Emerging Networking EXperiments and Technologies. New York, NY: Association for Computing Machinery, 2020, s. 466-473. ISBN 978-1-4503-7948-9.
    Detail

    KEKELY Michal, KEKELY Lukáš a KOŘENEK Jan. General memory efficient packet matching FPGA architecture for future high-speed networks. Microprocessors and Microsystems, roč. 73, č. 3, 2020, s. 1-12. ISSN 0141-9331.
    Detail

    FUKAČ Tomáš, KOŠAŘ Vlastimil, KOŘENEK Jan a MATOUŠEK Jiří. Increasing Throughput of Intrusion Detection Systems by Hash-Based Short String Pre-Filter. In: Proceedings - Conference on Local Computer Networks, LCN. Sydney (virtual): Institute of Electrical and Electronics Engineers, 2020, s. 509-514. ISBN 978-1-7281-7158-6.
    Detail

    KEKELY Lukáš, CABAL Jakub, PUŠ Viktor a KOŘENEK Jan. Multi Buses: Theory and Practical Considerations of Data Bus Width Scaling in FPGAs. In: Proceedings - Euromicro Conference on Digital System Design, DSD 2020. Kranj: IEEE Computer Society, 2020, s. 49-56. ISBN 978-1-7281-9535-3.
    Detail

    KOŘENEK Jan, KORČEK Pavol a KEKELY Lukáš. Akcelerace analýzy síťového provozu. DSM Data Security Management, roč. 24, č. 4, 2020, s. 30-34. ISSN 1211-8737.
    Detail

  • 2019

    KUČERA Jan, KEKELY Lukáš, PIECEK Adam a KOŘENEK Jan. General IDS Acceleration for High-Speed Networks. In: Proceedings - 2018 IEEE 36th International Conference on Computer Design, ICCD 2018. Orlando: Institute of Electrical and Electronics Engineers, 2019, s. 366-373. ISBN 978-1-5386-8477-1.
    Detail

    ČEŠKA Milan, HAVLENA Vojtěch, HOLÍK Lukáš, KOŘENEK Jan, LENGÁL Ondřej, MATOUŠEK Denis, MATOUŠEK Jiří, SEMRIČ Jakub a VOJNAR Tomáš. Deep Packet Inspection in FPGAs via Approximate Nondeterministic Automata. In: Proceedings - 27th IEEE International Symposium on Field-Programmable Custom Computing Machines, FCCM 2019. San Diego, CA: Institute of Electrical and Electronics Engineers, 2019, s. 109-117. ISBN 978-1-7281-1131-5.
    Detail

    KEKELY Lukáš, CABAL Jakub a KOŘENEK Jan. Effective FPGA Architecture for General CRC. In: Architecture of Computing Systems - ARCS 2019. Neuvedeno: Springer International Publishing, 2019, s. 211-223. ISBN 978-3-030-18655-5.
    Detail

    VESELÝ Vladimír a ŽÁDNÍK Martin. How to detect cryptocurrency miners? By traffic forensics!. Digital Investigation, roč. 31, č. 31, 2019, s. 1-14. ISSN 1742-2876.
    Detail

    KUKA Mário, VOJANEC Kamil, KUČERA Jan a BENÁČEK Pavel. Accelerated DDoS Attacks Mitigation using Programmable Data Plane. In: 2019 ACM/IEEE Symposium on Architectures for Networking and Communications Systems, ANCS 2019. Cambridge: Institute of Electrical and Electronics Engineers, 2019, s. 1-3. ISBN 978-1-7281-4387-3.
    Detail

  • 2018

    MATOUŠEK Denis, MATOUŠEK Jiří a KOŘENEK Jan. High-speed Regular Expression Matching with Pipelined Memory-based Automata. Proceedings - 26th IEEE International Symposium on Field-Programmable Custom Computing Machines, FCCM 2018. Boulder, CO: IEEE Computer Society, 2018. ISBN 978-1-5386-5522-1.
    Detail

    CABAL Jakub, BENÁČEK Pavel, KEKELY Lukáš, KEKELY Michal, PUŠ Viktor a KOŘENEK Jan. Configurable FPGA Packet Parser for Terabit Networks with Guaranteed Wire-Speed Throughput. In: Proceedings of the 2018 ACM/SIGDA International Symposium on Field-Programmable Gate Arrays. New York: Association for Computing Machinery, 2018, s. 249-258. ISBN 978-1-4503-5614-5.
    Detail

    MATOUŠEK Denis, KUBIŠ Juraj, MATOUŠEK Jiří a KOŘENEK Jan. Regular Expression Matching with Pipelined Delayed Input DFAs for High-speed Networks. In: ANCS 2018 - Proceedings of the 2018 Symposium on Architectures for Networking and Communications Systems. Ithaca, NY: Association for Computing Machinery, 2018, s. 104-110. ISBN 978-1-4503-5902-3.
    Detail

    KUČERA Jan, KEKELY Lukáš, PUŠ Viktor, PIECEK Adam a KOŘENEK Jan. Hardware Acceleration of Intrusion Detection Systems for High-Speed Networks. In: Proceedings of the 2018 Symposium on Architectures for Networking and Communications Systems. Ithaca, NY: Association for Computing Machinery, 2018, s. 177-178. ISBN 978-1-4503-5902-3.
    Detail

    KEKELY Michal, KEKELY Lukáš a KOŘENEK Jan. Memory Aware Packet Matching Architecture for High-Speed Networks. In: Proceedings of the 21st Euromicro Conference on Digital Systems Design. Praha: IEEE Computer Society, 2018, s. 1-8. ISBN 978-1-5386-7376-8.
    Detail

    KEKELY Lukáš, CABAL Jakub a KOŘENEK Jan. High-Speed Computation of CRC Codes for FPGAs. In: Proceedings of the 2018 International Conference on Field-Programmable Technology (FPT 2018). Naha: IEEE Computer Society, 2018, s. 237-240. ISBN 978-1-7281-0214-6.
    Detail

    KOŘENEK Jan. Hardware Acceleration in Computer Networks. Brno, 2018.
    Detail

    DRAŽIL Jan a KOŘENEK Jan. Souhrnná vyzkumná zpráva k projektu Urychlení DNS kolektoru za rok 2018. Brno: CZ.NIC, z.s.p.o., 2018.
    Detail

    KOŘENEK Jan. Souhrnná výzkumná zpráva o vývoji elektronických zařízení pro společnost Honeywell za rok 2018. Brno: Honeywell, spol. s r.o., 2018.
    Detail

  • 2017

    MATOUŠEK Jiří, ANTICHI Gianni, LUČANSKÝ Adam, MOORE Andrew W. a KOŘENEK Jan. ClassBench-ng: Recasting ClassBench After a Decade of Network Evolution. In: Proceedings - 2017 ACM/IEEE Symposium on Architectures for Networking and Communications Systems, ANCS 2017. Beijing: IEEE Computer Society, 2017, s. 204-216. ISBN 978-1-5090-6386-4.
    Detail

    KORČEK Pavol, NOVOTNÝ Tomáš, WOLFERT Richard, VIKTORIN Jan a SAKIN Martin. Závěrečná zpráva. Brno: CESNET, zájmové sdružení právnických osob, 2017.
    Detail

    KOŘENEK Jan. Souhrnná výzkumná zpráva o vývoji elektronických zařízení pro společnost Honeywell za rok 2017. Brno: Honeywell, spol. s r.o., 2017.
    Detail

  • 2016

    KORČEK Pavol. Souhrnná zpráva o smluvním výzkumu se polečností Racom. Brno: Fakulta informačních technologií VUT v Brně, 2016.
    Detail

    GROCHOL David, SEKANINA Lukáš, KOŘENEK Jan, ŽÁDNÍK Martin a KOŠAŘ Vlastimil. Evolutionary Circuit Design for Fast FPGA-Based Classification of Network Application Protocols. Applied Soft Computing, roč. 38, č. 1, 2016, s. 933-941. ISSN 1568-4946.
    Detail

    BARTOŠ Václav a KOŘENEK Jan. Evaluating Reputation of Internet Entities. In: Management and Security in the Age of Hyperconnectivity. Lecture Notes in Computer Science, roč. 9701. Munich: Springer International Publishing, 2016, s. 132-136. ISBN 978-3-319-39813-6.
    Detail

    KOŠAŘ Vlastimil a KOŘENEK Jan. Dynamically Reconfigurable Architecture with Atomic Configuration Updates for Flexible Regular Expressions Matching in FPGA. In: Proceedings of The 19th Euromicro Conference on Digital Systems Design. Limassol: IEEE Computer Society, 2016, s. 591-598. ISBN 978-1-5090-2816-0.
    Detail

    KOŘENEK Jan a VIKTORIN Jan. Packet Processing on FPGA SoC with DPDK. In: 26th International Conference on Field-Programmable Logic and Applications. Lausanne: École Polytechnique Fédérale de Lausanne, 2016, s. 578-579. ISBN 978-2-8399-1844-2.
    Detail

    MATOUŠEK Denis, KOŘENEK Jan a PUŠ Viktor. High-speed Regular Expression Matching with Pipelined Automata. In: Proceedings of the 2016 International Conference on Field Programmable Technology. Xi'an: IEEE Computer Society, 2016, s. 93-100. ISBN 978-1-5090-5602-6.
    Detail

    KORČEK Pavol. Průběžná zpráva za rok 2016. Brno: Fakulta informačních technologií VUT v Brně, 2016.
    Detail

  • 2015

    BARTOŠ Václav. Using Application-Aware Flow Monitoring for SIP Fraud Detection. In: Intelligent Mechanisms for Network Configuration and Security,. Lecture Notes in Computer Science, roč. 9122. Ghent: Springer International Publishing, 2015, s. 87-99. ISBN 978-3-319-20033-0.
    Detail

    KOŠAŘ Vlastimil a KOŘENEK Jan. Towards Efficient Field Programmable Pattern Matching Array. In: Proceedings of the 18th Euromicro Conference on Digital Systems Design. Funchal: IEEE Computer Society, 2015, s. 1-8. ISBN 978-1-4673-8035-5.
    Detail

    KEKELY Lukáš, KUČERA Jan, PUŠ Viktor, KOŘENEK Jan a VASILAKOS Athanasios. Software Defined Monitoring of Application Protocols. IEEE Transactions on Computers, roč. 65, č. 2, 2015, s. 615-626. ISSN 0018-9340.
    Detail

    KOŘENEK Jan. Souhrnná výzkumná zpráva o vývoji elektronických zařízení pro společnost Honeywell za rok 2015. Brno: Ústav počítačových systémů FIT VUT v Brně, 2015.
    Detail

  • 2014

    KOŠAŘ Vlastimil a KOŘENEK Jan. On NFA-Split Architecture Optimizations. In: 2014 IEEE 17th International Symposium on Design and Diagnostics of Electronic Circuits & Systems (DDECS). Warsaw: IEEE Computer Society, 2014, s. 274-277. ISBN 978-1-4799-4558-0.
    Detail

    BARTOŠ Václav a ŽÁDNÍK Martin. An Analysis of Correlations of Intrusion Alerts in an NREN. In: 2014 IEEE 19th International Workshop on Computer Aided Modeling and Design of Communication Links and Networks (CAMAD). Athény: IEEE Communications Society, 2014, s. 305-309. ISBN 978-1-4799-5725-5.
    Detail

    KORČEK Pavol, KOŘENEK Jan a VIKTORIN Jan. Jak propojit Linux s FPGA?. DPS - Elektronika od A do Z, roč. 2014, č. 3. ISSN 1805-5044.
    Detail

    ZÁVODNÍK Tomáš, KEKELY Lukáš a PUŠ Viktor. CRC based hashing in FPGA using DSP blocks. In: 17th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. Warszawa: IEEE Computer Society, 2014, s. 179-182. ISBN 978-1-4799-4558-0.
    Detail

    KEKELY Lukáš, ŽÁDNÍK Martin, MATOUŠEK Jiří a KOŘENEK Jan. Fast Lookup for Dynamic Packet Filtering in FPGA. In: Proceedings of the 2014 IEEE 17th International Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2014. Warszawa: IEEE Computer Society, 2014, s. 219-222. ISBN 978-1-4799-4558-0.
    Detail

    PUŠ Viktor, KEKELY Lukáš a KOŘENEK Jan. Design Methodology of Configurable High Performance Packet Parser for FPGA. In: 17th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. Warszawa: IEEE Computer Society, 2014, s. 189-194. ISBN 978-1-4799-4558-0.
    Detail

    DVOŘÁK Milan a KOŘENEK Jan. Low Latency Book Handling in FPGA for High Frequency Trading. In: 17th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. Warszawa: IEEE Computer Society, 2014, s. 175-178. ISBN 978-1-4799-4558-0.
    Detail

    KEKELY Lukáš, PUŠ Viktor a KOŘENEK Jan. Software Defined Monitoring of Application Protocols. In: Proceedings of IEEE INFOCOM 2014 - IEEE Conference on Computer Communications. Toronto: IEEE Computer Society, 2014, s. 1725-1733. ISBN 978-1-4799-3360-0.
    Detail

    VIKTORIN Jan. Využití dynamické rekonfigurace vestavěných systémů pro monitorování počítačových sítí. In: Počítačové architektury a diagnostika 2014. Liberec: Technická univerzita v Liberci, 2014, s. 50-55. ISBN 978-80-7494-027-9.
    Detail

    MATOUŠEK Jiří. Analýza dynamických vlastností směrovacích tabulek pro efektivnější implementaci směrování v páteřních sítích. In: Sborník příspěvků PAD-2014 - elektronická verze. Liberec: Technická univerzita v Liberci, 2014, s. 129-134. ISBN 978-80-7494-027-9.
    Detail

    KEKELY Lukáš. Software Defined Monitoring: Nový prístup k monitorovaniu vysokorýchlostných počítačových sietí. In: Počítačové architektury a diagnostika 2014. Liberec: Technická univerzita v Liberci, 2014, s. 74-79. ISBN 978-80-7494-027-9.
    Detail

    VIKTORIN Jan, KORČEK Pavol, KOŘENEK Jan a FUKAČ Tomáš. Network monitoring probe based on Xilinx Zynq. In: Proceedings of the 2012 Tenth ACM/IEEE Symposium on Architectures for Networking and Communications Systems (ANCS 2014). Marina del Rey, CA, USA: Association for Computing Machinery, 2014, s. 237-238. ISBN 978-1-4503-2839-5.
    Detail

    KOŠAŘ Vlastimil a KOŘENEK Jan. Multi-Stride NFA-Split Architecture for Regular Expression Matching Using FPGA. In: Proceedings of the 9th Doctoral Workshop on Mathematical and Engineering Methods in Computer Science. Brno: NOVPRESS s.r.o., 2014, s. 77-88. ISBN 978-80-214-5022-6.
    Detail

    KEKELY Lukáš, PUŠ Viktor, BENÁČEK Pavel a KOŘENEK Jan. Trade-offs and Progressive Adoption of FPGA Acceleration in Network Traffic Monitoring. In: 2014 24th International Conference on Field Programmable Logic and Applications (FPL 2014). Munich: IEEE Circuits and Systems Society, 2014, s. 264-267. ISBN 978-3-00-044645-0.
    Detail

    KORČEK Pavol. Souhrnná zpráva o smluvním výzkumu se združením CZ.NIC. Brno: Fakulta informačních technologií VUT v Brně, 2014.
    Detail

    KOŘENEK Jan. Souhrnná výzkumná zpráva o vývoji elektronických zařízení pro společnost Honeywell za rok 2014. Brno: Ústav počítačových systémů FIT VUT v Brně, 2014.
    Detail

  • 2013

    HOFSTEDE Rick, BARTOŠ Václav, SPEROTTO Anna a PRAS Aiko. Towards Real-Time Intrusion Detection for NetFlow and IPFIX. In: Proceedings of the 9th International Conference on Network and Service Management. Zürich: International Federation for Information Processing, 2013, s. 1-6. ISBN 978-3-901882-53-1.
    Detail

    ŽÁDNÍK Martin. Optimization of network flow monitoring. Information Sciences and Technologies Bulletin of the ACM Slovakia, roč. 5, č. 1, 2013, s. 6. ISSN 1338-1237.
    Detail

    KOVÁČIK Michal, KAJAN Michal a ŽÁDNÍK Martin. Detecting IP-spoofing by modelling history of IP address entry points. In: Emerging Management Mechanisms for the Future Internet. Lecture Notes in Computer Science, roč. 7943. Barcelona: Springer Verlag, 2013, s. 73-83. ISBN 978-3-642-38997-9. ISSN 0302-9743.
    Detail

    MATOUŠEK Jiří, SKAČAN Martin a KOŘENEK Jan. Towards Hardware Architecture for Memory Efficient IPv4/IPv6 Lookup in 100 Gbps Networks. In: Proceedings of the 2013 IEEE 16th International Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2013. Brno: IEEE Computer Society, 2013, s. 108-111. ISBN 978-1-4673-6136-1.
    Detail

    KOŠAŘ Vlastimil, ŽÁDNÍK Martin a KOŘENEK Jan. NFA Reduction for Regular Expressions Matching Using FPGA. In: Proceedings of the 2013 International Conference on Field Programmable Technology. Kyoto: IEEE Computer Society, 2013, s. 338-341. ISBN 978-1-4799-2199-7.
    Detail

    MATOUŠEK Jiří, SKAČAN Martin a KOŘENEK Jan. Memory Efficient IP Lookup in 100 Gbps Networks. In: 2013 23rd International Conference on Field Programmable Logic and Applications, FPL 2013 - Proceedings. Porto: IEEE Circuits and Systems Society, 2013, s. 1-8. ISBN 978-1-4799-0004-6.
    Detail

    BARTOŠ Václav. Analýza síťového provozu pomocí statistik o provozu jednotlivých stanic. In: Počítačové architektury a diagnostika 2013. Teplá, 2013, s. 1-6.
    Detail

    MATOUŠEK Jiří. Paměťově efektivní vyhledání nejdelšího shodného prefixu pro směrování ve 100 Gb/s sítích. In: Počítačové architektury a diagnostika PAD 2013. Plzeň: Západočeská univerzita v Plzni, 2013, s. 105-110. ISBN 978-80-261-0270-0.
    Detail

    KOŠAŘ Vlastimil. Optimalizace architektury NFA-Split. In: Počítačové architektury a diagnostika PAD 2013. Plzeň: Západočeská univerzita v Plzni, 2013, s. 81-86. ISBN 978-80-261-0270-0.
    Detail

    VIKTORIN Jan, KORČEK Pavol, KOŠAŘ Vlastimil a KOŘENEK Jan. Framework for Fast Prototyping of Applications running on Reconfigurable Systems on Chip. In: Proceedings of the 2013 Conference on Design & Architectures for Signal & Image Processing. Cagliari: European Electronic Chips & Systems design Initiative, 2013, s. 355-356. ISBN 979-10-92279-01-6.
    Detail

    KORČEK Pavol. uG4-150 embedded platform for wire-speed network packet processing. FIT-TR-2013-03, Brno: Fakulta informačních technologií VUT v Brně, 2013.
    Detail

    DRAŽIL Jan, KORČEK Pavol, VIKTORIN Jan a KOŠAŘ Vlastimil. Testování skriptovacích jazyků a webových serverů na procesoru Xilinx MicroBlaze a ARM Cortex-A9. FIT-TR-2013-04, Brno, 2013.
    Detail

    KOŘENEK Jan. Hardware Acceleration of Algorithms in Computer Networks using FPGA. In: 2013 IEEE 16th International Symposium on Design and Diagnostics of Electronic Circuits & Systems (DDECS). Brno: IEEE Computer Society, 2013, s. 11-11. ISBN 978-1-4673-6133-0.
    Detail

    KOŘENEK Jan a ŽÁDNÍK Martin. Souhrnná zpráva k implementační a ladící práci pro sdružení CESNET v roce 2013. Brno: Ústav počítačových systémů FIT VUT v Brně, 2013.
    Detail

    KOŘENEK Jan. Souhrnná výzkumná zpráva o vývoji elektronických zařízení pro společnost Honeywell za rok 2013. Brno: Ústav počítačových systémů FIT VUT v Brně, 2013.
    Detail

  • 2012

    KORČEK Pavol a ŽÁDNÍK Martin. Lightweight benchmarking of platforms for network traffic processing. In: Proceedings of the 2012 IEEE 15th International Symposium on Design and Diagnostics of Electronic Circuits and Systems (DDECS). Tallin: IEEE Computer Society, 2012, s. 278-283. ISBN 978-1-4673-1185-4.
    Detail

    BARTOŠ Václav a ŽÁDNÍK Martin. Network Anomaly Detection: Comparison and Real-time Issues. In: Dependable Networks and Services. Lecture Notes in Computer Science, roč. 7279. Heidelberg: Springer Verlag, 2012, s. 118-121. ISBN 978-3-642-30632-7.
    Detail

    KAŠTIL Jan, KOŘENEK Jan, KOŠAŘ Vlastimil, PUŠ Viktor a TOBOLA Jiří. Netbench: Framework for Evaluation of Packet Processing Algorithms. Brno: Fakulta informačních technologií VUT v Brně, 2012.
    Detail

    BARTOŠ Václav a ŽÁDNÍK Martin. Framework for comparison of network anomaly detection algorithms. FIT-TR-2012-02, Brno: Fakulta informačních technologií VUT v Brně, 2012.
    Detail

    KOŠAŘ Vlastimil. Využití Redukce NKA pro Vyhledávání Vzorů v FPGA. In: Počítačové architektury a diagnostika 2012. Milovy: Fakulta informačních technologií ČVUT, 2012, s. 97-102. ISBN 978-80-01-05106-1.
    Detail

    BARTOŠ Václav. Detekce anomálií v síťovém provozu. In: Počítačové architektury a diagnostika 2012. Milovy: Fakulta informačních technologií ČVUT, 2012, s. 29-34. ISBN 978-80-01-05106-1.
    Detail

    KOŘENEK Jan, KORČEK Pavol, KOŠAŘ Vlastimil, ŽÁDNÍK Martin a VIKTORIN Jan. A New Embedded Platform for Rapid Development of Networking Applications. In: Proceedings of the 2012 Seventh ACM/IEEE Symposium on Architectures for Networking and Communications Systems (ANCS 2012). Austin: IEEE Computer Society, 2012, s. 81-82. ISBN 978-1-4503-1684-2.
    Detail

    MATOUŠEK Jiří. Optimalizace vyhledání nejdelšího prefixu síťové adresy s využitím částečné dynamické rekonfigurace FPGA. In: Počítačové architektury a diagnostika. Milovy: Fakulta informačních technologií ČVUT, 2012, s. 67-72. ISBN 978-80-01-05106-1.
    Detail

    PUŠ Viktor a KOŘENEK Jan. Reducing memory in high-speed packet classification. In: Proceedings of the 8th International Wireless Communications and Mobile Computing Conference. Limassol: Frederick University, 2012, s. 437-442. ISBN 978-1-4577-1377-4.
    Detail

    KEKELY Lukáš, PUŠ Viktor a KOŘENEK Jan. Low-Latency Modular Packet Header Parser for FPGA. In: ACM/IEEE Symposium on Architectures for Networking and Communications Systems. Austin: Association for Computing Machinery, 2012, s. 77-78. ISBN 978-1-4503-1685-9.
    Detail

    KEKELY Lukáš a ŽÁDNÍK Martin. Hardwarově akcelerovaná sonda pro legální odposlechy. FIT-TR-2012-005, Brno: Fakulta informačních technologií VUT v Brně, 2012.
    Detail

    BARTOŠ Václav. Detekce anomálií v datech o síťovém provozu. Trilobit, roč. 2012, č. 2, s. 1-6. ISSN 1804-1795.
    Detail

    ŽÁDNÍK Martin a KOŘENEK Jan. Souhrnná zpráva k implementační a ladící práci pro sdružení CESNET v roce 2012. Brno: Ústav počítačových systémů FIT VUT v Brně, 2012.
    Detail

    VOŽENÍLEK Jan, KORČEK Pavol a KOŘENEK Jan. Souhrnná zpráva k výzkumné a vývojové práci pro společnost Honeywell v roce 2012. Brno: Ústav počítačových systémů FIT VUT v Brně, 2012.
    Detail

  • 2011

    ŽÁDNÍK Martin a CANINI Marco. Evolution of Cache Replacement Policies to Track Heavy-hitter Flows. In: Passive and Active Measurement. Lecture Note in Computer Science 6579. Atlanta: Springer Verlag, 2011, s. 21-31. ISBN 978-3-642-19259-3. ISSN 0302-9743.
    Detail

    MATOUŠEK Jiří a KORČEK Pavol. Precise IPv4/IPv6 Packet Generator Based on NetCOPE Platform. In: Proceedings of the 2011 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2011. Cottbus: IEEE Computer Society, 2011, s. 319-324. ISBN 978-1-4244-9756-0.
    Detail

    PUŠ Viktor, KAJAN Michal a KOŘENEK Jan. Hardware Architecture for Packet Classification with Prefix Coloring. In: IEEE Design and Diagnostics of Electronic Circuits and Systems DDECS'2011. Cottbus: IEEE Computer Society, 2011, s. 231-236. ISBN 978-1-4244-9753-9.
    Detail

    TOBOLA Jiří a KOŘENEK Jan. Effective Hash-based IPv6 Longest Prefix Match. In: IEEE Design and Diagnostics of Electronic Circuits and Systems DDECS'2011. Cottbus: IEEE Computer Society, 2011, s. 325-328. ISBN 978-1-4244-9753-9.
    Detail

    PUŠ Viktor, TOBOLA Jiří, KAŠTIL Jan, KOŠAŘ Vlastimil a KOŘENEK Jan. Netbench - the Framework for Evaluation of Packet Processing Algorithms. In: Proceedings of the 7th ACM/IEEE Symposium on Architectures for Networking and Communications Systems. New York: IEEE Computer Society, 2011, s. 95-96. ISBN 978-0-7695-4521-9.
    Detail

    PUŠ Viktor. Packet Classification Algorithms. In: Počítačové architektury a diagnostika. Stará Lesná: Fakulta elektrotechniky a informatiky Slovenskej technickej univerzity v Bratislave, 2011, s. 157-162. ISBN 978-80-227-3552-0.
    Detail

    KOŠAŘ Vlastimil. Redukce Zabraných Zdrojů FPGA pro Vyhledávání Vzorů Popsaných Regulárními Výrazy. In: Počítačové architektury a diagnostika 2011. Stará Lesná: Fakulta informatiky a informačních technologií Slovenská technická univerzita v Bratislavě, 2011, s. 6. ISBN 978-80-227-3552-0.
    Detail

    KORČEK Pavol, KOŠAŘ Vlastimil, ŽÁDNÍK Martin, KORANDA Karel a KAŠTOVSKÝ Petr. Hacking NetCOPE to run on NetFPGA-10G. In: Proceedings of the 2011 Seventh ACM/IEEE Symposium on Architectures for Networking and Communications Systems (ANCS 2011). Brooklyn, New York: IEEE Computer Society, 2011, s. 1-2. ISBN 978-0-7695-4521-9.
    Detail

    BARTOŠ Václav a ŽÁDNÍK Martin. Hardware precomputation of entropy for anomaly detection. In: Proceedings of the 7th ACM/IEEE Symposium on Architectures for Networking and Communications Systems. New York: IEEE Computer Society, 2011, s. 219-220. ISBN 978-0-7695-4521-9.
    Detail

    ŽÁDNÍK Martin a CANINI Marco. Evaluation and Design of Cache Replacement Policies under Flooding Attacks. In: Proceedings of the 7th International Wireless Communications and Mobile Computing Conference. Istanbul: IEEE Computer Society, 2011, s. 1292-1297. ISBN 978-1-4244-9539-9.
    Detail

    KOŠAŘ Vlastimil a KOŘENEK Jan. Reduction of FPGA Resources for Regular Expression Matching by Relation Similarity. In: IEEE Design and Diagnostics of Electronic Circuits and Systems DDECS'2011. Cottbus: IEEE Computer Society, 2011, s. 401-402. ISBN 978-1-4244-9753-9.
    Detail

    KAŠTIL Jan. Vysokorychlostní vyhledávání regulárních výrazů. In: Počítačové architektury a diagnostika. Bratislava: Vydavateľstvo STU, 2011, s. 163-168. ISBN 978-80-227-3552-0.
    Detail

    KOŘENEK Jan, KORČEK Pavol a KAŠTIL Jan. Sondy pro monitorování provozu. FIT-TR-2011-09, Brno: Fakulta informačních technologií VUT v Brně, 2011.
    Detail

  • 2010

    KOŘENEK Jan a PUŠ Viktor. Memory Optimization for Packet Classification Algorithms in FPGA. In: Proceedings of the 13th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems. Vídeň: IEEE Computer Society, 2010, s. 297-300. ISBN 978-1-4244-6610-8.
    Detail

    KAŠTIL Jan a KOŘENEK Jan. Hardware Accelerated Pattern Matching Based on Deterministic Finite Automata with Perfect Hashing. In: Proceedings of the 13th IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems DDECS 2010. Vienna: IEEE Computer Society, 2010, s. 149-152. ISBN 978-1-4244-6610-8.
    Detail

    KOŘENEK Jan a KOŠAŘ Vlastimil. Efficient Mapping of Nondeterministic Automata to FPGA for Fast Regular Expression Matching. In: Proceedings of the 13th IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems DDECS 2010. Vienna: IEEE Computer Society, 2010, s. 6. ISBN 978-1-4244-6610-8.
    Detail

    PUŠ Viktor. Optimizations of packet classification algorithms. In: Počítačové architektury & diagnostika 2010. Češkovice: Fakulta informačních technologií VUT v Brně, 2010, s. 153-158. ISBN 978-80-214-4140-8.
    Detail

    KAŠTIL Jan. Vysokorychlostní vyhledávání regulárních výrazů v síťových tocích. In: Počítačové architektury a diagnostika 2010. Brno: Fakulta informačních technologií VUT v Brně, 2010, s. 109-114. ISBN 978-80-214-4140-8.
    Detail

    KAŠTIL Jan a KOŘENEK Jan. High Speed Pattern Matching Algorithm Based on Deterministic Finite Automata with Faulty Transition Table. In: Proceedings of the 6th ACM/IEEE Symposium on Architectures for Networking and Communications Systems. La Jolla: Association for Computing Machinery, 2010, s. 2. ISBN 978-1-4503-0379-8.
    Detail

    KAJAN Michal a KOŘENEK Jan. Efficient Packet Classification Algorithm Based on Entropy. In: Proceedings of the 6th ACM/IEEE Symposium on Architectures for Networking and Communications Systems. La Jolla: Association for Computing Machinery, 2010, s. 11-12. ISBN 978-1-4503-0379-8.
    Detail

    ŽÁDNÍK Martin a CANINI Marco. Evolution of Cache Replacement Policies to Track Heavy-hitter Flows. In: Proceedings of the 6th ACM/IEEE Symposium on Architectures for Networking and Communications Systems. La Jolla: Association for Computing Machinery, 2010, s. 1-2. ISBN 978-1-4503-0379-8.
    Detail

    KOŘENEK Jan a KOŠAŘ Vlastimil. Architektura NFA Split pro rychlé hledání regulárních výrazů. In: Proceedings of the 6th ACM/IEEE Symposium on Architectures for Networking and Communications Systems. La Jolla: Association for Computing Machinery, 2010, s. 2. ISBN 978-1-4503-0379-8.
    Detail

    KOŘENEK Jan. Fast Regular Expression Matching Using FPGA. Information Sciences and Technologies Bulletin of the ACM Slovakia, roč. 2, č. 2, 2010, s. 103-111. ISSN 1338-1237.
    Detail

    ŽÁDNÍK Martin. Optimalizace sledování síťových toků. In: Počítačové architektury & diagnostika 2010. Brno: Fakulta informačních technologií VUT v Brně, 2010, s. 171-176. ISBN 978-80-214-4140-8.
    Detail

  • 2009

    KOBIERSKÝ Petr, KOŘENEK Jan a POLČÁK Libor. Packet Header Analysis and Field Extraction for Multigigabit Networks. In: Proceedings of the 2009 IEEE Symphosium on Design and Diagnostics of Electronic Circuits and Systems. Liberec: IEEE Computer Society, 2009, s. 96-101. ISBN 978-1-4244-3339-1.
    Detail

    TOBOLA Jiří. FlowMon - inovativní přístup v oblasti monitorování a bezpečnosti počítačových sítí. In: Sborník příspěvků z 35. konference EurOpen.CZ. Plzeň: Česká společnost uživatelů otevřených systémů EurOpen.CZ, 2009, s. 71-74. ISBN 978-80-86583-17-4.
    Detail

    TOBOLA Jiří. Vyhledání nejdešího shodného prefixu v FPGA. In: Počítačové architektury a diagnostika 2009. Zlín: Univerzita Tomáše Bati ve Zlíně, 2009, s. 147-152. ISBN 978-80-7318-847-4.
    Detail

    TOBOLA Jiří. Monitorování datových toků v síti. In: Sborník konference. Karviná: Slezská univerzita v Opavě, 2009, s. 2. ISBN 978-80-7248-542-0.
    Detail

    ŽÁDNÍK Martin a kol. Tracking Elephant Flows in Internet Backbone Traffic with an FPGA-based Cache. In: 19th International Conference on Field Programmable Logic and Applications. Prague: Institute of Electrical and Electronics Engineers, 2009, s. 640-644. ISBN 978-1-4244-3892-1.
    Detail

    CANINI Marco, LI Wei, ŽÁDNÍK Martin a MOORE Andrew W. Experience with High-Speed Automated Application-Identification for Network-Management. In: Proceedings of the 5th ACM/IEEE Symposium on Architectures for Networking and Communications Systems. Princeton: Association for Computing Machinery, 2009, s. 209-218. ISBN 978-1-60558-630-4.
    Detail

    PUŠ Viktor. Algoritmy pro klasifikaci paketů. In: Počítačové architektury a diagnostika 2009. Zlín: Univerzita Tomáše Bati ve Zlíně, 2009, s. 130-135. ISBN 978-80-7318-847-4.
    Detail

Nahoru